ش | ی | د | س | چ | پ | ج |
1 | 2 | 3 | 4 | 5 | 6 | 7 |
8 | 9 | 10 | 11 | 12 | 13 | 14 |
15 | 16 | 17 | 18 | 19 | 20 | 21 |
22 | 23 | 24 | 25 | 26 | 27 | 28 |
29 | 30 |
اصول طراحی منطقی در رشته مهندسی برق
قسمتی از متن مقاله: مدارات منطقی استفاده شده در IC های دیجیتال با نیمه هادی های ترکیبی سرعت بالا باید همان شرایط ضروری را برای طراحی قدرتمند و با کارایی بالا ، ارضا کنند که IC های دیجتال در تکنولوژی های دیگر اینگونه اند. طراحی dc یا ایستا ی یک سلول منطقی باید بهره ولتاژ و یا جریان کافی را تضمین بنماید آنچنان که سطوح سیگنال در یک زنجیره ای از سلول های مشابه بازیابی شود. حاشیه نویز حداقلی باید برای خطا در برابر تغییرات پروسه ، دما ، نویز القایی از اتصال زمین ، ارتباط متقابل و ... فراهم گردد چنان که سیستم ها و مدارات عملیاتی که تولید شده اند ، بازده الکتریکی خوبی را داشته باشند. تاخیر های انتشار باید به عنوان تابعی از تلفات توان و بار گذاری بیان گردند. طراحی های نیمه هادی های ترکیبی بر سرعت تاکید می کنند به طوری که نوسان ولتاژ منطقی عموما کم انتخاب شده ، و Ƭهم کم انتخاب می شود.رسانایی متقابل و fT زیاد مدنظر است ، و به منظور حداقل ساختن زمان عمر Ƭ مقاومت دسترسی قطعه به کوچکترین مقدار ممکن انتخاب می شود.این ترکیب عملکرد مداری بسیار حساسی را به R , L , C پارازیتی ایجاد می کند. مخصوصا وقتی که بالاترین فرکانس عملیاتی مطلوب باشد. بخش های زیر تکنیک هایی را توضیح می دهد که میتواند برای طراحی ایستا و پویای منطق سرعت بالا استفاده شود.
...
فرمت فایل: PPT (پاورپوینت) قابل ویرایش تعداد اسلاید: 62
پس از خرید فایل، در قسمت نظرات ، درخواست خود را درمورد امضای درخواستی ثبت کنید.
بیاد داشته باشید که ثبت شماره تراکنش خرید فایل و آدرس ایمیل خود، الزامی میباشد.
پس از بررسی و تایید خرید شما، امضای هدیه طی چهار روز، به ایمیل شما ارسال خواهد شد.